IPT Logotipo do IPT

Engenharia Informática

Sistemas Digitais

<< voltar ao Plano Curricular

Publicação em Diário da República: Despacho n.º 8644/2020 - 08/09/2020

6 ECTS; 1º Ano, 1º Semestre, 42,0 PL + 28,0 TP , Cód. 91194.

Docente(s)
- Francisco José Alexandre Nunes (2)
- Ana Cristina Barata Pires Lopes (2)
- Manuel Fernando Martins de Barros (1)(2)

(1) Docente Responsável
(2) Docente que lecciona

Pré-requisitos
Não aplicável.

Objetivos
Após a aprovação à unidade curricular, o aluno deverá ser capaz de:
- converter entre os sistemas numéricos decimal, binário, octal e hexadecimal
- calcular a adição, subtração, multiplicação e divisão binária
- usar a álgebra booleana para descrever e otimizar funções lógicas
- desenhar e interpretar diagramas lógicos com os respetivos símbolos de portas lógicas e componentes standard digitais
- conhecer as tecnologias de fabricação e as limitações das famílias lógicas digitais
- fazer a analise de circuitos lógicos combinatórios e sequênciais LSI, MSI e LSI
- implementar e solucionar problemas de circuitos lógicos combinatórios e sequenciais com circuitos padrão
- conhecer e projetar Máquinas de Estados Finitas
- usar ferramentas de simulação para simular circuitos lógicos combinatórios e sequenciais
- conhecer e explorar as técnicas de projeto baseados nas mais recentes ferramentas CAD e linguagens de descrição de hardware VHDL.

Programa
1) Introdução.
- Organização da disciplina;
- Conceitos introdutórios;
- Quantidades digitais e analógicas: bits, níveis lógicos e sinais digitais;
- Operações e funções lógicas básicas;
- Circuitos digitais integrados.

2) Funções Lógicas
- Funções e expressões algébricas Booleanas;
- Leis, teoremas e postulados da Álgebra de Boole;
- Formas normalizadas das expressões booleanas e tabelas de verdade;
- Representação e minimização de funções booleanas;
- Mapas de Karnaugh, adjacência lógica e agrupamentos.

3) Simplificações de expressões lógicas
- Simplificação de expressões lógicas utilizando os Postulados da Álgebra de Boole;
- Simplificação de expressões lógicas utilizando os Mapas de Karnaugh.

4) Representação digital de informação
- Bases de numeração e conversão entre bases;
- Sistemas de numeração;
- Operações aritméticas nas diferentes bases;
- Códigos para representação de números com sinal (complemento para 1 e para 2);
- Códigos binários para representação de números decimais;
- BCD, Excesso-3, Código Grey e Código ASCII.
- Representação binária de números reais – vírgula fixa e flutuante

5) Tecnologias dos circuitos digitais e estudo das famílias lógicas
- Famílias lógicas TTL; Família CMOS;
- Atraso de propagação das portas lógicas e factor de mérito;
- Detecção de falhas na realização de circuitos digitais
- Saídas em "Totem-Pole" e saídas em três estados.

6) Circuitos Combinacionais de média complexidade
- Concretização de lógica combinatória em circuitos lógicos;
- Multiplexers e demultiplexers;
- Comparadores lógicos;
- Circuitos aritméticos (somadores, subtractores e multiplicadores);
- Codificadores e descodificadores;

7) Circuitos sequenciais básicos
- Comportamento sequencial de circuitos;
- Circuitos sequenciais Síncronos e Assíncronos;
- Elementos básicos: Latch NOR, NAND e Latch D;
- Flip-flops: JK, D e T;
- Máquinas de Moore e de Mealey;

8) Análise e projeto de circuitos sequenciais e Máquinas de Estados Finitas
- Análise e síntese de circuitos sequenciais;
- Circuitos auto-correctores;
- Projeto de circuitos sequenciais de baixa complexidade;
- Introdução às Máquinas de Estado Finitas;
- Programação em VHDL de circuitos sequenciais e de Máquinas de Estado Finitas

9) Contadores, Registos e Memórias
- Características e utilização dos registos de deslocamento;
- Contadores síncronos/assíncronos Incrementador e Decrementador;
- Contadores por pulsação ("Ripple Counters");
- Circuitos integrados contadores;
- Estrutura das memórias de semicondutores;
- Memórias só de leitura, ROMs; Memórias de acesso aleatório RAMs;
- Implementação com ROMs.

10) Dispositivos de Lógica Programável
- Introdução ao estudo de lógica programável;
- Dispositivos programáveis EPROM, PLAs, PALs;
- Implementação de circuitos combinatórios/sequenciais programáveis; Programação de PALs.
- Introdução às CPLD e FPGAS

Metodologia de avaliação
Componentes de Avaliação
Nota final é a média das seguintes componentes:
a) Exame escrito (60%)
b) Trabalhos de casa e laboratórios (40%)

Nota mínima:
Mínimo de 8,5 valores na componente a)
Mínimo de 10 valores para a componente b)

Bibliografia
- Arroz, G. e Monteiro, J. e Oliveira, A. (2009). Arquitectura de Computadores: dos Sistemas Digitais aos Microprocessadores. (Vol. 1). http://www.wook.pt/ficha/arquitectura-de-computadores/a/id/190902: IST - Instituto Superior Técnico
- Barros, M. (0). Sebenta e Slides de Sistemas Digitais (PT). Acedido em 24 de setembro de 2021 em http://www.e-learning.ipt.pt/course/view.php?id=310
- Dias, M. (2013). Sistemas Digitais - Princípio e prática. (Vol. 1). https://www.fca.pt/cgi-bin/fca_main.cgi/?op=2&isbn=978-972-722-700-6: FCA
- Harris, D. e Harris, S. e , . (2013). Digital Design and Computer Architecture, 2nd Edition. https://www.elsevier.com/books/digital-design-and-computer-architecture/harris/978-0-12-394424-5: Elsevier
- Tocci, R. e Moss, G. (2009). Digital Systems - Priciples and Applications. (Vol. 1). (pp. 992). http://www.pearsonhighered.com/educator/product/Digital-Systems-Principles-and-Applications-11E/9780135103821.page: Perason - Prentice Hall

Método de Ensino
Aulas teóricas expositivas, Aulas de resolução de problemas; Aulas práticas laboratoriais.

Software utilizado nas aulas
Ferramentas gratuitas:
Logisim (http://www.cburch.com/logisim)
VHDPlus (https://vhdplus.com)
Eagle (http://www.cadsoftusa.com)
LTSpice (http://www.linear.com/designtools/software/)

Outras Ferramentas que os alunos podem explorar (comerciais):
MultiSim (http://www.ni.com/multisim/pt/)
Proteus (http://www.labcenter.com/)

 

Aprovado em Conselho Técnico Cientifico: 08 de novembro de 2023

Download da Ficha da Unidade Curricular (FUC)

 

 


<< voltar ao Plano Curricular
NP4552
Financiamento
KreativEu
erasmus
catedra
b-on
portugal2020
centro2020
compete2020
crusoe
fct
feder
fse
poch
portugal2030
poseur
prr
santander
republica
UE next generation
Centro 2030
Lisboa 2020
co-financiado